在线咨询
扫一扫,关注我们
服务热线 400-8855-170
型号:
XC2S600E-6FG676CDatasheet
数量:
9980
厂商:
XILINX
批号:
16+★进口原装品质█◆★
封装:
BGA
货期:
3-10个工作日
起订量
价格
50
¥380.00
380.00
19000.00

询价热线400-8855-170
商城客服

详细信息
fjrigjwwe9r1stock_szcbldz:content

Key Features
Second generation ASIC replacement technology
Densities as high as 15,552 logic cells with up to 600,000 system gates
Streamlined features based on Virtex-E FPGA architecture
Unlimited in-system reprogrammability
Very low cost
Cost-effective 0.15 micron technology
System level features
SelectRAM hierarchical memory: · 16 bits/LUT distributed RAM · Configurable 4K-bit true dual-port block RAM · Fast interfaces to external RAM
Fully 3.3V PCI compliant to 64 bits at 66 MHz and CardBus compliant
Low-power segmented routing architecture
Dedicated carry logic for high-speed arithmetic
Efficient multiplier support
Cascade chain for wide-input functions
Abundant registers/latches with enable, set, reset
Four dedicated DLLs for advanced clock control · Eliminate clock distribution delay · Multiply, divide, or phase shift
Four primary low-skew global clock distribution nets
IEEE 1149.1 compatible boundary scan logic
Versatile I/O and packaging
Pb-free package options
Low-cost packages available in all densities
Family footprint compatibility in common packages
19 high-performance interface standards · LVTTL, LVCMOS, HSTL, SSTL, AGP, CTT, GTL · LVDS and LVPECL differential I/O
Up to 205 differential I/O pairs that can be input, output, or bidirectional
Hot swap I/O (CompactPCI friendly)
Core logic powered at 1.8V and I/Os powered at 1.5V, 2.5V, or 3.3V
Fully supported by powerful Xilinx ISE development system
Fully automatic mapping, placement, and routing
Integrated with design entry and verification tools
Extensive IP library including DSP functions and soft processors